Intel na chystající se konferenci uvede detaily o osmijádrových Xeonech
30.1.2009, Jan Vítek, aktualita
Společnost Intel na IEEE International Solid-State Circuits Conference (ISSCC), která se bude konat v San Franciscu od 8. do 12. února, bude podrobně mluvit o svých osmijádrových procesorech Xeon a očekává se, že by firma mohla i zveřejnit...
Společnost Intel na IEEE International Solid-State Circuits Conference (ISSCC), která se bude konat v San Franciscu od 8. do 12. února, bude podrobně mluvit o svých osmijádrových procesorech Xeon a očekává se, že by firma mohla i zveřejnit datum jejich dostupnosti.
Osmijádrové Xeony mají být vybaveny technologií Hyperthreading a Intel je založí na architektuře Nehalem. Skládat se budou z 2,3 miliard tranzistorů a vyrobí se pomocí dnes již standardní firemní 45nm technologie. Zatím jsou však známé pod kódovým označením Beckton a využijí sběrnici QPI společně s čtyřkanálovým paměťovým řadičem. Pasovat pak budou do nového socketu LGA1567.
Zajímavé je, že Bloomfieldy (Core i7) mají čtyři jádra, 1 MB L2 cache a 8 MB L3 cache a složeny jsou "pouze" z 731 miliónu tranzistorů. To napovídá, že nové Xeony s dvojnásobným počtem jader, ale trojnásobným počtem tranzistorů, budou obsahovat daleko více cache. Mluví se až o 24 MB.
Zdroj: X-bit labs
Osmijádrové Xeony mají být vybaveny technologií Hyperthreading a Intel je založí na architektuře Nehalem. Skládat se budou z 2,3 miliard tranzistorů a vyrobí se pomocí dnes již standardní firemní 45nm technologie. Zatím jsou však známé pod kódovým označením Beckton a využijí sběrnici QPI společně s čtyřkanálovým paměťovým řadičem. Pasovat pak budou do nového socketu LGA1567.
Zajímavé je, že Bloomfieldy (Core i7) mají čtyři jádra, 1 MB L2 cache a 8 MB L3 cache a složeny jsou "pouze" z 731 miliónu tranzistorů. To napovídá, že nové Xeony s dvojnásobným počtem jader, ale trojnásobným počtem tranzistorů, budou obsahovat daleko více cache. Mluví se až o 24 MB.
Zdroj: X-bit labs