Zpět na článek

Diskuze: AMD EPYC Rome: architektura překonávající limity litografie

Nejsi přihlášený(á)

Pro psaní a hodnocení komentářů se prosím přihlas ke svému účtu nebo si jej vytvoř.

Rychlé přihlášení přes:

tik-tak
tik-tak
Level Level
21. 8. 2019 14:42

Komentáře tohoto uživatele máš zablokované.

No neviem do budúcnosti je to asi ekonomickejšie spájať viac malých čipov do jedného celku a zabezpečiť komunikáciu cez niečo ďalšie a jednoduchšie , výrobne menej náročné , je logické , že na okrúhly vafer sa zmestí viac malých čipíkov ako monolitických čipov. Či je to cesta do budúcnosti a či sa to ujme a uchytí uvidíme.
Dnes ale však stále dávam prednosť overenému a dobre fungujúcemu Intelu.
Možno aj Intel sa vydá nejakou podobnou cestou , ekonomika je určite podstatná , ale.....uvidíme.

snajprik
snajprik
Level Level
21. 8. 2019 18:31

Komentáře tohoto uživatele máš zablokované.

@tik-tak Uplne by stačilo keby tam intel na CPU za 550€ necpal integrovane GPU a hned by 50% ušetril.
Ale o CPU neide, toto využitie by malo priniesť narast vykonu u GPU. Nvidia už davno ide ma limite vyrobneho procesu čipu ktory je u 815mm2 a zhodou okolnosti aj tesla GPU od Nvidie ma rozmer 815mm2. Ak to vijde a dokažu na jeden plošak narvať 2 a viac jadier GPU, to by mohol byť zaujimavi narast vykonu :)
Napriklad take 4 čipi Navi o rozmere jedneho na 7nm+ procese 200mm2 čo by zaberalo plochu 800mm2 k tomu par čipov HBM a hned tu mame vykon 2-3x RTX2080Ti :)

radecekh
radecekh
Level Level
21. 8. 2019 19:03

Komentáře tohoto uživatele máš zablokované.

@snajprik Nárůst výkonu u GPU je už dneska limitován hlavně spotřebou. A té to skládání čipletů nijak nepomůže, spíše naopak. Takže sice asi není problém zvednout výkon Navi 4x, ale mít 1kW grafiku by už asi pro moc lidí nebylo.
Ostatně je to krásně vidět na frekvencích. Určitě by nebyl problém ty grafické čipy taktovat (navrhovat na takt) podobně jako CPUčka. Ale nedělá se to, protože by to nikdo neuchladil.

radecekh
radecekh
Level Level
21. 8. 2019 10:21

Komentáře tohoto uživatele máš zablokované.

Při čtení vážně pěkného článku, mě napadalo totéž, co další dva diskutující, tedy, že ekonomická stránka věci zase nevypadá tak úžasně, jak je prezentována.
Ekonomicky skvěle to bude vycházet u těch 64jader. A čím níže člověk zabrousí, tím horší efektivita. 64jádrový procesor na cca 1000 mm2 a prodávaný za 4000+ dolarů je skvělý byznys. 8jádrový procesor s plochou 500+ mm2 prodávaný za 500 dolarů, už tak úžasně nevypadá.

honza1616
honza1616
Level Level
Operační systém: PC
Procesor: AMD
Grafická karta: NVIDIA
21. 8. 2019 09:23

Komentáře tohoto uživatele máš zablokované.

Kdyz jsme u te ekonomiky a vyhodnosti takove stavby CPU, by me zajímalo jak pod IHS vypadaji ty 8-jadrové Epycy
Kolik je tam cipletu a kolik jich je aktivnich, pripadne kolik jader ma ktery ciplet aktivnich,
Pokud i v techto CPU je 8 čipletu a ty jsou deaktivované tak to asi moc ekonomické nebude, kdyz je tam AMD bude pouzdrit jen jako podlozky
Nekdo to už psal u jineho článku a me to taky zajimá,
......no hold budeme muset napsat Der8auerovi at pro nas jeden takovy CPU delidne a vylapuje aby jsme videli kolik cipletu je teoreticky funkčních, respektive kolik jich musi AMD vyšrotovat aby z nich byla podložka(y)

JakubL
JakubL
Level Level
21. 8. 2019 10:22

Komentáře tohoto uživatele máš zablokované.

@honza1616 Já bych si tipnul, že když naní pro daný model potřeba, použije AMD jen křemíkovou podložku, jako u minulé generace.

kokyn1
kokyn1
Level Level
21. 8. 2019 10:32

Komentáře tohoto uživatele máš zablokované.

@honza1616 podle leaknutých informací bude mít 8C ROME jen 2 chiplety... možná tedy nějaké ty křemíkové podložky k tomu... uvidíme. Rozhodně tam ale nebude 8 chipletů a zapnuté jen 2

stigma
stigma
Level Level
Operační systém: PC
Procesor: AMD
Grafická karta: AMD
28. 8. 2019 10:52

Komentáře tohoto uživatele máš zablokované.

@kokyn1 Tak jsem si přečetl celý článek a právě u modelu 7262 mi vychází 4 čiplety a aktivovaný 2 jádra na čiplet. Citace z článku .... každý čiplet má 8 jader a 32 MB L3 cache, což je pro EPYC minimum... A když vemu právě model 7262 který má 128MB L3 cache( 8/16 ) a vydělím to minimem, což je 32MB L3 casche na čiplet tak mi vychází 4 čiplety a tudíž aktivované 2 jádra na čiplet. Takže může AMD použít dost nepovedené čiplety.
Jinak pane Vítku, nemáte tam náhodou chybku? ...Ovšem je tu také stále 8jádrový EPYC 7262, ale už se 128 MB L3 cache, což znamená, že byly využity 4 čiplety a v každém zůstala aktivována jen 4 jádra.. Nemá tam být 2 jádra? když je to CPU 8/16?
Jinak 8 čipletů s aktivovanýmy 2 jádry dle tabulky AMD nevychází, Model 7302 má L3 cache 128MB. Takže mi vychází 4 čiplety a aktivovaný 4 jádra na čiplet.

crx
crx
Level Level
21. 8. 2019 09:00

Komentáře tohoto uživatele máš zablokované.

jako jooo, pekny procesor, ale zase bych z toho tak moc neuchcaval ... stale to je z nouze cnost ...
defakto 16x ctyrjadro s 16x 16mb l3 cache, takze jakmile CCX pristupuje k vice nez 16mb tak jde rovnou do RAM, takze jakyze 256MB? to je jen soucet ...
dale stale mame 4x dual channel, i kdyz na prostrednim IO, ale jsou ruzne daleko, proto si muzu zapnout rezim NPS=4 kdy moje CCX pristupuje pouze k dual channel radici co je nejblize a pekne spadnou latence ...
a tak by se dalo pokracovat dale :) takze napr pro virtualizaci kde budu mit virtualky po max 4 cpu naprosto vytecne, ale nejakou poradnou databazi? stale problem ...

wendak
wendak
Level Level
Operační systém: PC
Procesor: AMD
Grafická karta: NVIDIA
4. 9. 2019 17:23

Komentáře tohoto uživatele máš zablokované.

@crx Jo, reálné testy tomu odpovídají, Intel dostává na prdel a to jako dost :o)
Máš tam ještě nějakou nepodloženou teorii?

crx
crx
Level Level
17. 9. 2019 07:49

Komentáře tohoto uživatele máš zablokované.

@wendak https://www.anandtech.com/show/14694/amd-rome-epyc-2nd-gen/7

Looking at the AMD numbers above 16 MB, it is clear that is no large 256 MB L3-cache. The AMD EPYC 7742 rather consist of 16 CCX which alll have a relatively fast 16 MB L3. So although the 64 cores are one big NUMA node now, the 64-core chip is basically 16x 4 cores, each with 16 MB L3-caches. Once you get beyond that 16 MB cache, the prefetchers can soften the blow, but you will be accessing the main DRAM.

a nebo, nejsu ten zly Intelak :) od dob 486 mam jen a pouze amd, a i v praci pri klasicke obmene starych hyper-v hostu sem presvedcil vrchnost, ze u HPE gen10 je prose lepsi jit do EPYCu nez Xeonu, a voiala ted je nasazujeme jako nahrady za starsi masiny, takze dejme tomu za rok bych si mohl osahat i nejaky ten sedesatictyr jadrovy kousek bo ted mame nasmlouvanu prvni generaci ...

Reklama
Reklama